External Memory Interfaces (EMIF) IP User Guide: Agilex™ 5 FPGAs and SoCs

ID 817467
Date 11/18/2024
Public
Document Table of Contents

7.3. PHY DFE Tap Bias Values for DDR5

The following table lists the DFE Tap parameter settings and bias voltages.

Table 170.  PHY DFE Tap Bias Values for DDR5
PHY_DFE_TAP_1 PHY_DFE_TAP_2 PHY_DFE_TAP_3 PHY_DFE_TAP_4
Parameter Setting Bias Value GUI_VAL_DDR5 Parameter Setting Bias Value GUI_VAL_DDR5 Parameter Setting Bias Value GUI_VAL_DDR5 Parameter Setting Bias Value GUI_VAL_DDR5
0 0 No bias p7 7 +269.50mV p7 7 +269.50mV p3 3 +115.50mV
n1 1 -77.00mV p6 6 +231.00mV p6 6 +231.00mV p2 2 +77.00mV
n2 2 -154.00mV p5 5 +192.50mV p5 5 +192.50mV p1 1 +38.50mV
n3 3 -231.00mV p4 4 +154.00mV p4 4 +154.00mV 0 0 No bias
n4 4 -308.00mV p3 3 +115.50mV p3 3 +115.50mV n1 7 -38.50mV
n5 5 -385.00mV p2 2 +77.00mV p2 2 +77.00mV n2 6 -77.00mV
n6 6 -462.00mV p1 1 +38.50mV p1 1 +38.50mV n3 5 -115.50mV
n7 7 -539.00mV 0 0 No bias 0 0 No bias n4 4 -154.00mV
n8 8 -616.00mV n1 15 -38.50mV n1 15 -38.50mV      
n9 9 -693.00mV n2 14 -77.00mV n2 14 -77.00mV      
n10 10 -770.00mV n3 13 -115.50mV n3 13 -115.50mV      
n11 11 -847.00mV n4 12 -154.00mV n4 12 -154.00mV      
n12 12 -924.00mV n5 11 -192.50mV n5 11 -192.50mV      
n13 13 -1001.00mV n6 10 -231.00mV n6 10 -231.00mV      
n14 14 -1078.00mV n7 9 -269.50mV n7 9 -269.50mV      
n15 15 -1155.00mV n8 8 -308.00mV n8 8 -308.00mV      
n16 16 -1232.00mV                  
n17 17 -1309.00mV                  
n18 18 -1386.00mV                  
n19 19 -1463.00mV                  
n20 20 -1540.00mV                  
n21 21 -1617.00mV                  
n22 22 -1694.00mV                  
n23 23 -1771.00mV                  
n24 24 -1848.00mV                  
n25 25 -1925.00mV                  
n26 26 -2002.00mV                  
n27 27 -2079.00mV                  
n28 28 -2156.00mV                  
n29 29 -2233.00mV                  
n30 30 -2310.00mV                  
n31 31 -2387.00mV