External Memory Interfaces (EMIF) IP User Guide: Agilex™ 5 FPGAs and SoCs

ID 817467
Date 11/18/2024
Public
Document Table of Contents

7.4. MEM DFE Tap Bias Values for DDR5

The following table lists the MEM DFE Tap parameter settings and bias voltages.

Table 171.  MEM DFE Tap Bias Values for DDR5
MEM_DFE_TAP_1 MEM_DFE_TAP_2 MEM_DFE_TAP_3 MEM_DFE_TAP_4
Parameter Setting GUI_VAL_DDR5 Parameter Setting GUI_VAL_DDR5 Parameter Setting GUI_VAL_DDR5 Parameter Setting GUI_VAL_DDR5
p10 +50mV p15 +75mV p12 +60mV p9 +45mV
p9 +45mV p14 +70mV p11 +55mV p8 +40mV
p8 +40mV p13 +65mV p10 +50mV p7 +35mV
p7 +35mV p12 +60mV p9 +45mV p6 +30mV
p6 +30mV p11 +55mV p8 +40mV p5 +25mV
p5 +25mV p10 +50mV p7 +35mV p4 +20mV
p4 +20mV p9 +45mV p6 +30mV p3 +15mV
p3 +15mV p8 +40mV p5 +25mV p2 +10mV
p2 +10mV p7 +35mV p4 +20mV p1 +5mV
p1 +5mV p6 +30mV p3 +15mV 0 No bias
0 No bias p5 +25mV p2 +10mV n1 -5mV
n1 -5mV p4 +20mV p1 +5mV n2 -10mV
n2 -10mV p3 +15mV 0 No bias n3 -15mV
n3 -15mV p2 +10mV n1 -5mV n4 -20mV
n4 -20mV p1 +5mV n2 -10mV n5 -25mV
n5 -25mV 0 No bias n3 -15mV n6 -30mV
n6 -30mV n1 -5mV n4 -20mV n7 -35mV
n7 -35mV n2 -10mV n5 -25mV n8 -40mV
n8 -40mV n3 -15mV n6 -30mV n9 -45mV
n9 -45mV n4 -20mV n7 -35mV    
n10 -50mV n5 -25mV n8 -40mV    
n11 -55mV n6 -30mV n9 -45mV    
n12 -60mV n7 -35mV n10 -50mV    
n13 -65mV n8 -40mV n11 -55mV    
n14 -70mV n9 -45mV n12 -60mV    
n15 -75mV n10 -50mV        
n16 -80mV n11 -55mV        
n17 -85mV n12 -60mV        
n18 -90mV n13 -65mV        
n19 -95mV n14 -70mV        
n20 -100mV n15 -75mV        
n21 -105mV            
n22 -110mV            
n23 -115mV            
n24 -120mV            
n25 -125mV            
n26 -130mV            
n27 -135mV            
n28 -140mV            
n29 -145mV            
n30 -150mV            
n31 -155mV            
n32 -160mV            
n33 -165mV            
n34 -170mV            
n35 -175mV            
n36 -180mV            
n37 -185mV            
n38 -190mV            
n39 -195mV            
n40 -200mV