仅对英特尔可见 — GUID: lkg1481872765219
Ixiasoft
仅对英特尔可见 — GUID: lkg1481872765219
Ixiasoft
3.5. FPGA架构-收发器接口时钟
FPGA架构-收发器接口包含从FPGA架构到收发器的时钟信号以及从收发器到FPGA架构的时钟信号。
发送器通道将一个并行输出时钟tx_clkout转发到FPGA架构中,以便对发送器数据和控制信号提高时钟。接收器通道将一个并行输出时钟rx_clkout转发到FPGA架构,以便对接收器到FPGA架构的数据和状态信号提供时钟。根据接收器通道配置,并行输出时钟从接收器串行数据或rx_clkout时钟恢复(没有速率匹配器的配置中)或从tx_clkout时钟恢复(有速率匹配器的配置中)。
Standard PCS和Enhanced PCS tx_clkout和tx_clkout2输出可有以下源进行驱动:
- PCS clkout (tx)
- PCS clkout x2 (tx)
- pma_div_clkout (tx)
Standard PCS和Enhanced PCS rx_clkout和rx_clkout2输出可有以下源进行驱动:
- PCS clkout (RX)
- PCS clkout x2 (RX)
- pma_div_clkout (RX)
例如,如果使用66:40比率的Enhanced PCS Gearbox,那么您可以使用divide-by-33比率的tx_pma_div_clkout对TX FIFO的写入端提供时钟,而不是使用PLL生成所需的时钟频率或者使用一个外部时钟源。