2.7.1. PIPE的收发器通道数据通路
2.7.2. 所支持的PIPE特性
2.7.3. 如何连接PIPE Gen1、Gen2和Gen3模式的TX PLL
2.7.4. 如何在Arria 10收发器中实现PCI Express* (PIPE)
2.7.5. PIPE的Native PHY IP参数设置
2.7.6. PIPE的fPLL IP参数内核设置
2.7.7. PIPE的ATX PLL IP参数内核设置
2.7.8. PIPE的Native PHY IP端口
2.7.9. PIPE的fPLL端口
2.7.10. PIPE的ATX PLL端口
2.7.11. 到TX去加重的预置映射
2.7.12. 如何对PIPE配置布局通道
2.7.13. Gen3数据速率的PHY IP Core for PCIe* (PIPE)链路均衡
2.7.14. 使用收发器套件(TTK)/系统控制台/重配置接口进行手动调节 Arria® 10 PCIe设计(Hard IP(HIP)和PIPE) (仅用于调试)
2.9.1.1. 如何在Arria 10收发器中实现Basic (Enhanced PCS)和Basic with KR FEC收发器配置规则
2.9.1.2. Basic (Enhanced PCS)和Basic with KR FEC的Native PHY IP参数设置
2.9.1.3. 如何在Basic Enhanced PCS中低延时
2.9.1.4. Enhanced PCS FIFO操作
2.9.1.5. TX Data Bitslip(TX数据比特滑移)
2.9.1.6. TX数据极性反转
2.9.1.7. RX Data Bitslip(RX数据比特滑移)
2.9.1.8. RX数据极性反转
2.9.2.1. 字对齐器手动模式
2.9.2.2. 字对齐器同步状态机模式
2.9.2.3. RX比特滑移
2.9.2.4. RX极性反转
2.9.2.5. RX比特反转
2.9.2.6. RX字节反转
2.9.2.7. 基本(单宽度)模式下的速率匹配FIFO
2.9.2.8. 速率匹配FIFO基本(双宽度)模式
2.9.2.9. 8B/10B编码器和解码器
2.9.2.10. 8B/10B TX差异控制
2.9.2.11. 如何在基本模式下使能低延时
2.9.2.12. TX比特滑移
2.9.2.13. TX极性倒转
2.9.2.14. TX比特反转
2.9.2.15. TX字节反转
2.9.2.16. 如何在 Arria® 10 收发器中实现Basic,Basic with Rate Match收发器配置规则
2.9.2.17. Basic,Basic with Rate Match配置的Native PHY IP参数设置
6.1. 重新配置通道和 PLL 模块
6.2. 与重配置接口进行交互
6.3. 配置文件
6.4. 多种重配置设置档
6.5. 嵌入重配置流光器
6.6. 仲裁
6.7. 动态重配置的建议
6.8. 执行动态重配置的步骤
6.9. 直接重配置流程
6.10. Native PHY IP或PLL IP内核指导的重配置流程
6.11. 特殊情况的重配置流程
6.12. 更改 PMA 模拟参数
6.13. 端口和参数
6.14. 在多个IP模块之中动态重配置接口合并
6.15. 嵌入式调试功能
6.16. 使用数据码型生成器和检查器
6.17. 时序收敛建议
6.18. 不支持的功能
6.19. Arria® 10 收发器寄存器映射
8.7.1. XCVR_A10_TX_PRE_EMP_SIGN_PRE_TAP_1T
8.7.2. XCVR_A10_TX_PRE_EMP_SIGN_PRE_TAP_2T
8.7.3. XCVR_A10_TX_PRE_EMP_SIGN_1ST_POST_TAP
8.7.4. XCVR_A10_TX_PRE_EMP_SIGN_2ND_POST_TAP
8.7.5. XCVR_A10_TX_PRE_EMP_SWITCHING_CTRL_PRE_TAP_1T
8.7.6. XCVR_A10_TX_PRE_EMP_SWITCHING_CTRL_PRE_TAP_2T
8.7.7. XCVR_A10_TX_PRE_EMP_SWITCHING_CTRL_1ST_POST_TAP
8.7.8. XCVR_A10_TX_PRE_EMP_SWITCHING_CTRL_2ND_POST_TAP
6.14. 在多个IP模块之中动态重配置接口合并
可能需要在多个IP模块之间共享动态重配置接口,以最大化收发器通道的利用。 借助Native PHY,可以创建属于单工或双工实例的通道。 不过,Intel器件的每个物理收发器通道都是全双工的。
通过手动创建一个QSF约束,可以在不同的IP模块中共享重配置接口。有两种情况,其中可能需要在多个IP模块之间共享一个动态重配置接口:
- 在同一个物理位置的单工接收器和发送器的单独实例
- 在同一个物理位置分开CMU PLL和TX通道
下面的实例显示了TX-only通道的一个Native PHY IP实例和RX-only通道的另一个实例。
图 274. 在同一个物理位置的Simplex TX/RX的单独实例
下面的实例显示了TX-only通道的一个Native PHY IP实例和CMU PLL实例。
图 275. 在同一个物理位置分开CMU PLL和TX通道
在多个IP内核之中合并重配置接口的规则
要在多个IP模块之中合并重配置接口,必须遵循下面的规则:
- IP模块的重配置接口的控制信号必须由相同的源来驱动。必须从相同的源中驱动被合并的两个实例的reconfig_clk、reconfig_reset、reconfig_write、reconfig_read、reconfig_address和reconfig_writedata端口。
- 必须安排QSF约束来手动指定哪两个重配置接口被合并。
- 使用XCVR_RECONFIG_GROUP约束。
- 将约束的To域设置成要合并的实例的重配置接口或者引脚名称。重配置接口包含字符串twentynm_hssi_avmm_if_inst。
- 将要合并的两个实例分配到同一重配置组。
当ADME时不能合并多种重配置接口,可选的重配置逻辑,或嵌入式重配置流光器被嵌入在Native PHY IP内核。59
当Shared reconfiguration interface参数被嵌入在Native PHY IP内核参数编辑器时,无法合并TX和RX通道。只有在重配置接口独立时才可以合并通道。
参考下面的两个实例来合并重新配置接口。
使用重配置接口名称
下面的示例说明了如何使用重配置接口名称将transmit-only Native PHY实例与receive-only实例进行合并。这两个实例分配到了重配置组0。
对于Native PHY 0 — transmit-only实例:
set_instance_assignment -name XCVR_RECONFIG_GROUP 0 -to topdesign:topdesign_inst|<TX only instance name>*twentynm_hssi_avmm_if_inst*对于Native PHY 1 — 与Native PHY 0合并的receive-only实例:
set_instance_assignment -name XCVR_RECONFIG_GROUP 0 -to topdesign:topdesign_inst|<RX only instance name>*twentynm_hssi_avmm_if_inst*使用引脚名称
下面的示例说明了如何使用引脚名称将transmit-only Native PHY实例与receive-only实例进行合并。这两个实例分配到了重配置组1。
对于Native PHY 0 — transmit-only实例:
set_instance_assignment -name XCVR_RECONFIG_GROUP 1 -to tx[0]对于Native PHY 1 — 与Native PHY 0合并的receive-only实例:
set_instance_assignment -name XCVR_RECONFIG_GROUP 1 -to rx[0]
相关信息
59 有关这些功能不适用时,应该如何校准的信息,请参考校准部分。