Intel® Hyperflex™ 体系结构高性能设计手册

ID 683353
日期 7/13/2020
Public

本文档可提供新的版本。客户应 单击此处 前往查看最新版本。

文档目录

1. Intel® Hyperflex™ FPGA体系结构介绍

所作的更新针对于:
Intel® Quartus® Prime设计套件 20.1
本翻译版本仅供参考,如果本翻译版本与其英文版本存在差异,则以英文版本为准。某些翻译版本尚未更新对应到最新的英文版本,请参考本翻译版本仅供参考,如果本翻译版本与其英文版本存在差异,则以英文版本为准。某些翻译版本尚未更新对应到最新的英文版本,请参考英文版本以获取最新信息。
本文档对通过 Intel® Hyperflex™ FPGA体系结构实现最大性能的设计方法进行了描述。 Intel® Hyperflex™ FPGA体系结构支持新的Hyper-Retiming,Hyper-Pipelining和Hyper-Optimization设计方法,实现 Intel® Stratix® 10 Intel® Agilex™ 器件的最大时钟频率。
Intel® Hyperflex™ 体系结构FPGA
Intel® Hyperflex™ 体系结构器件 Intel® Hyperflex™ 体系结构描述
Intel® Stratix® 10 FPGAs

一种“寄存器无处不在(registers everywhere)”的体系结构,将可旁路的Hyper-Register封装到器件内核中的布线段中以及所有功能模块输入上。布线信号可以首先通过寄存器传播,或者旁路寄存器直接到达多路复用器,从而改善带宽,面积和功率。

Intel® Agilex™ FPGAs
图 1. Registers Everywhere(寄存器无处不在)
图 2. 可旁路的Hyper-Register

本文档提供了使用 Intel® Hyperflex™ FPGA体系结构的具体设计指南,工具流程和实际示例: